WCM - Das österreichische Computer Magazin Forenübersicht
 

Zurück   WCM Forum > Rat & Tat > Programmierung

Programmierung Rat & Tat für Programmierer

Microsoft KARRIERECAMPUS

Antwort
 
Themen-Optionen Ansicht
Alt 22.07.2002, 15:43   #1
PredeX
Senior Member
 
Registriert seit: 03.09.2001
Alter: 41
Beiträge: 165


Standard P6 Retirement Unit & SIMD/SSE/SSE2

[edit]: Schaut euch bitte zuerst das Retirement.jpg an, und lest dann mein Post![/edit]

Hi, weiß irgendjemand sagen ob ich das mit der Retirement Unit richtig verstanden habe:

In die Pipelines kommen 3 Instructions die nun "im ideal Fall" gleichzeitig abgearbeitet werden und die bearbeitung (decoding, dispatching and execution) gleichzeitig beendet werden. Dann sind die Instructions quasi in der richtigen reihenfolge und die retirement unit muss die instructions nicht erst wieder in die richtige reihenfolge (nämlich in der die 3 instructions die Pipelines "betreten" haben) bringen. Anders wäre es wenn angenommen die letzte instruction, die die Pipeline "betreten" hat, als erstes fertig ist: dann muss die Retirement Unit dafür sorgen, dass die instructions auch in der richtigen reihenfolge wieder abgearbeiten werden, sprich wenn nun die letzte instructions, die die pipeline betreten hat, als erstes fertig ist, muss die Retirement Unit dafür sorgen, dass diese Instruction trotzdem noch als letzte vom Prozessor verarbeitet wird. Ist das richtig??

Und wie funktionieren SIMD/SSE/SSE2??

Danke für eure antworten...

PredeX
____________________________________
There are 10 types of people, those who understand binary and those who don\'t...

Ask Me No Questions, And I Tell You No Lies!
PredeX ist offline   Mit Zitat antworten
Alt 22.07.2002, 16:13   #2
Stona
Inventar
 
Registriert seit: 28.09.2001
Beiträge: 2.179


Standard

http://www.meldemann.com/skripten/CS...en/ProArch.PDF

Hier findest du was über Pipelining, Branch Prediction, Flynn-Klassifikation (SIMD usw..), eine allgemeine Einführung in die Prozessorarchtektur (x86er)

Sollte halbwegs verständlich geschrieben sein das Skriptum.

(I)SSE(2) ist (Intel) Streaming SIMD (Single Instruction Multiple Data) Extention (2) und realisiert genau das (im Link beschriebenen) SIMD. (Kapitel 1.3)
Stona ist offline   Mit Zitat antworten
Antwort


Aktive Benutzer in diesem Thema: 1 (Registrierte Benutzer: 0, Gäste: 1)
 

Forumregeln
Es ist Ihnen nicht erlaubt, neue Themen zu verfassen.
Es ist Ihnen nicht erlaubt, auf Beiträge zu antworten.
Es ist Ihnen nicht erlaubt, Anhänge hochzuladen.
Es ist Ihnen nicht erlaubt, Ihre Beiträge zu bearbeiten.

BB-Code ist an.
Smileys sind an.
[IMG] Code ist an.
HTML-Code ist aus.

Gehe zu


Alle Zeitangaben in WEZ +2. Es ist jetzt 17:40 Uhr.


Powered by vBulletin® Copyright ©2000 - 2025, Jelsoft Enterprises Ltd.
Forum SEO by Zoints
© 2009 FSL Verlag